Différences
Ci-dessous, les différences entre deux révisions de la page.
| Les deux révisions précédentes Révision précédente Prochaine révision | Révision précédente | ||
| materiels:pld [2022/08/11 09:52] – [4. Programmation] phil | materiels:pld [2025/06/19 19:24] (Version actuelle) – modification externe 127.0.0.1 | ||
|---|---|---|---|
| Ligne 2: | Ligne 2: | ||
| ===== Hardware - PLD, CPLD ===== | ===== Hardware - PLD, CPLD ===== | ||
| - | [Mise à jour le 10/8/2022] | + | [Mise à jour le 11/8/2022] |
| * **Ressources** | * **Ressources** | ||
| * < | * < | ||
| + | * < | ||
| + | |||
| + | \\ | ||
| ==== 1. Définition ==== | ==== 1. Définition ==== | ||
| - | <callout type=" | + | <callout type=" |
| - | + | ||
| + | \\ | ||
| ==== 2. Classification ==== | ==== 2. Classification ==== | ||
| {{ : | {{ : | ||
| Ligne 21: | Ligne 26: | ||
| * **PAL** (programmable array logic, réseau logique programmable) ; | * **PAL** (programmable array logic, réseau logique programmable) ; | ||
| * **PLA** (programmable logic array, réseau logique programmable). | * **PLA** (programmable logic array, réseau logique programmable). | ||
| + | |||
| + | \\ | ||
| ==== 3. Organisation ==== | ==== 3. Organisation ==== | ||
| Ligne 33: | Ligne 40: | ||
| * **CPLD** | * **CPLD** | ||
| {{ : | {{ : | ||
| + | |||
| + | \\ | ||
| ==== 4. Programmation ==== | ==== 4. Programmation ==== | ||
| Ligne 43: | Ligne 52: | ||
| <callout type=" | <callout type=" | ||
| + | {{ : | ||
| // Code VHDL // d'un comparateur 1 bit | // Code VHDL // d'un comparateur 1 bit | ||
| * **Description structurelle** | * **Description structurelle** | ||
| Ligne 74: | Ligne 84: | ||
| </ | </ | ||
| + | {{ : | ||
| // Code VHDL // d'un comparateur 2 bits | // Code VHDL // d'un comparateur 2 bits | ||
| * **Description structurelle** | * **Description structurelle** | ||
| Ligne 109: | Ligne 120: | ||
| <callout type=" | <callout type=" | ||
| + | |||
| + | \\ | ||
| + | |||
| ==== 5. Utilisation ==== | ==== 5. Utilisation ==== | ||
| Pour de **moyennes séries**, les composants programmables sont en général préférés aux **ASIC**. Les PLD peuvent être **programmés par l’utilisateur** (bureau d’étude, chaîne d’assemblage) alors que les ASIC qui sont configurés lors de leur fabrication (ils ne peuvent être que simulés par le bureau d’étude) sont réservés à des productions de très grande série ne serait-ce qu’en raison de leur coût de développement élevé. | Pour de **moyennes séries**, les composants programmables sont en général préférés aux **ASIC**. Les PLD peuvent être **programmés par l’utilisateur** (bureau d’étude, chaîne d’assemblage) alors que les ASIC qui sont configurés lors de leur fabrication (ils ne peuvent être que simulés par le bureau d’étude) sont réservés à des productions de très grande série ne serait-ce qu’en raison de leur coût de développement élevé. | ||